搜索

LVDS連接器接口電路介紹

2022/3/11

LVDS連接器


LVDS連接器接口電路所采用的低電壓擺幅,差分信號,電流驅動模式等技術是其性能優越的主要原因:

① 低電壓擺幅(約350mV),差分信號技術使得LVDS連接器接口電路具有非常高的傳輸速率( >400MHz ) , ANSI/TIA/EIA-644 LVDS連接器 標准建議的最大傳輸速率是655MHz,在低損耗傳輸媒介上,理論上的最大值可以達到1.923 MHz。

② 低電壓擺幅(約350mV),電流驅動模式技術使得LVDS連接器接口電路的功耗隨頻率的變化極小,幾乎可以認爲是不變的,而且功耗(3.5mA× 350mV≈ 1.2mW)很低。

③ 差分信號技術使得噪音對傳輸的信號影響極小。差分傳輸使用的兩條線上傳輸的是極性相反的信號,共模噪音均等地疊加到這兩個信號上,但兩條線上的電壓差並沒有改變,而接收器輸入端只關心差分信號,因而該噪音的影響就被去掉。同時,由于差分信號可以抵消掉磁場的影響,從而也可以降低噪音的影響。

④ 電流驅動模式不容易産生開關尖峰,因而可以進一步降低噪音的影響。

高速數據傳輸通常都意味著快的邊沿突變速

率和高的電磁幹擾(EMI),LVDS連接器所具有的特性使得EMI大大降低,這些特性主要有:

① 低的輸出電壓擺幅(約爲350mV);

② 相對低的邊沿突變速率,dV/dt = 0.350V/0.5ns=0.7V/ns;

③ 差分信號去掉了磁場的影響;

④ “ 軟” 輸出邊角過渡( Softoutput corner transitons );

⑤ 小電流工作模式使得Icc的毛刺很小。

除了標准的的LVDS連接器接口電路外,IEEE 1596.3 標准還定義了一種特殊的LVDS連接器 稱之爲低功耗LVDS連接器,這種LVDS連接器的電壓擺幅進一步被降低,定義爲:150 ~ 250mV。這種LVDS連接器主要應用在對功耗要求非常高的領域。

LVDS連接器 的驅動器和接收器不依賴于特定的工作電壓,可以工作在很寬的工作電壓範圍,不僅可以工作在5V和3.3V 下, 甚至可以工作在2.5V以下。而 PECL 接

口電路的電參數強烈地依賴與電源電壓。

在實際應用中,LVDS連接器驅動器首先將TTL/CMOS信號轉換爲差分信號,通過傳輸媒介(如銅線,PCB板連線等)將該差分信號傳輸到LVDS連接器接收器,LVDS連接器

接收器接收到該信號,將其轉換TTL/CMOS信號。目前大部分公司都是以LVTTL接口爲主。